CMOSロジックICのスイッチング時に、出力端子に発生するスパイクのような電圧波形(オーバーシュート、アンダーシュート)の対策は何がありますか?

一般的にオーバーシュート / アンダーシュートと呼ばれるスパイク電圧を低減させる対策としては以下が考えられます。

  • 電源ラインとGNDラインを太く、短くする(基板の多層化も有効)
  • 電源-GND端子間にバイパスコンデンサーを入れる(できる限りICに近く配置)
  • 駆動電流の小さいシリーズを選択する(出力電流の小さい製品を選択する)
  • 出力端子に直列にダンピング抵抗(R=25 Ω ~ 100 Ω程度)を接続する

関連リンク

以下の資料にも関連する説明がありますので、ご参照ください。

製品リスト

FAQ

アプリケーションノート