TZ2102XBG

新規設計非推奨

ApP Lite

製品概要

特長 Arm® Cortex®-A9 600MHz動作 / DDR3/3L対応、1MB SRAM内蔵 / グラフィックスエンジン / LCD出力 / カメラ入力 / 低消費電力設計、長時間バックアップメモリー / USB2.0/Ether
用途 アミューズメントシステム / 環境データマイニングシステム / スマート家電 / ユーザーインターフェースシステム
RoHS Compatible Product(s) (#) 適合品あり
I/O Camera input (Parallel) / DDR3/DDR3L / Ether / External Bus / I2C / I2S / LCD Output (Parallel) / SDIO/e∙MMC™ / SPI / UART / USB2.0
CPU Arm® Cortex®-A9 MPCore
FPU Available
RAM 1MByte SRAM / 32kByte SRAM(Back-up)
画像エンジン 東芝オリジナル グラフィックスアクセラレーター
キャッシュ L1D Cache: 16kByte / L1I Cache: 16kByte / L2 Cache:128kByte
高速インターフェースコントローラー USB2.0 ホストインターフェース / USB2.0 デバイスインターフェース / 10/100 Ethernet MAC
DRAMコントローラー DDR3/DDR3L×16bit
LCDコントローラー WVGA(800×480) 60fps, 24bit Parallel I/F
外部拡張バスインターフェース Address: 27bit, Data:32bit
周辺機器 DMAコントローラー / タイマー/カウンター / RTC
ペリフェラル Camera I/F, UART×4, I2C×4, I2S×2, SPIM×7, SPIB×2,PWM×6, 12bitADC×4, SDIO×3, eMMCx1, GPIO

パッケージ

東芝パッケージ名 P-LFBGA310-1616-0.80-001
ピン数 310
実装区分 表面実装
パッケージサイズ 16mm x 16mm x 1.6mm
ピンピッチ 0.8 mm

 詳細は東芝パッケージ名のリンク先をご確認ください。

ドキュメント

  • チェックボックスが無効化されているドキュメントは、一括ダウンロードの対象外です。

技術的なお問い合わせ

お問い合わせ

お問い合わせ

よくあるお問い合わせ

FAQ

ご注意

リストへ戻る
別ウインドウにて開きます