TK31N60X

パワーMOSFET (N-ch 500V<VDSS≤700V)

  • 関連リファレンスデザイン(1)

製品概要

用途 スイッチングレギュレーター
極性 N-ch
世代 DTMOSⅣ-H
内部接続 シングル
RoHS Compatible Product(s) (#) 適合品あり

パッケージ

東芝パッケージ名 TO-247
外観 TO-247
ピン数 3
実装区分 リード挿入
パッケージ寸法
幅×長さ×高さ (mm)
15.94×20.95×5.02
パッケージ寸法図 表示
CADデータ
(シンボル/フットプリント/3Dモデル)
UltraLibrarian<sup>®</sup>から所望のCADフォーマットでダウンロード (注)

UltraLibrarian®から所望のCADフォーマットでダウンロード (注)

 詳細は東芝パッケージ名のリンク先をご確認ください。

Ultra Librarian® はEMA社(EMA Design Automation, Inc.)のCADデータライブラリおよびその登録商標です。

絶対最大定格

項目 記号 単位
ドレイン-ソース間電圧 VDSS 600 V
ゲート-ソース間電圧 VGSS +/-30 V
ドレイン電流 ID 30.8 A
許容損失 PD 230 W

電気的特性

項目 記号 測定条件 単位
ゲートしきい値電圧 (Max) Vth - 3.5 V
ゲートしきい値電圧 (Min) Vth - 2.5 V
ドレイン-ソース間オン抵抗 (Max) RDS(ON) |VGS|=10V 88
入力容量 (Typ.) Ciss - 3000 pF
ゲート入力電荷量 (Typ.) Qg VGS=10V 65 nC
逆回復時間 (Typ.) trr - 410 ns
逆回復電荷量 (Typ.) Qrr - 3500 nC
ご購入・サンプル請求のご案内
お取引のある販売店、または、当社特約店、オンラインディストリビューターまでご相談下さい。
オンラインでの少量サンプルのご購入については、以下のボタンから検索が可能です。

ドキュメント

  • チェックボックスが無効化されているドキュメントは、一括ダウンロードの対象外です。

2020年10月

2021年03月

2023年10月

2024年10月

2024年12月

2024年12月

LTspice ®はADI社(Analog Devices、Inc.)のシミュレーション・ソフトウエアおよびその登録商標です。

オーダー品番

オーダー品番(代表例) MOQ(pcs) 信頼性データ RoHS
TK31N60X,S1F 30 Yes

リファレンスデザイン

これは、ブリッジレス方式PFC電源基本シミュレーション回路の回路図です。
ブリッジレス方式PFC電源基本シミュレーション回路
OrCAD®を使用しブリッジレス方式PFC電源を検討する際の基本シミュレーション回路例のリファレンスデザインです。動作概要、部品選定ガイド、シミュレーション波形例、シミュレーション回路使用法などを提供します。

技術的なお問い合わせ

お問い合わせ

お問い合わせ

よくあるお問い合わせ

FAQ

ご注意

リストへ戻る
別ウインドウにて開きます