TPCP8110

新規設計非推奨

パワーMOSFET (P-ch 1素子)

  • 関連リファレンスデザイン(1)

製品概要

用途 携帯電子機器 / モータードライブ
極性 P-ch
世代 U-MOSⅥ
内部接続 シングル
AEC-Q101 適合(※)
RoHS Compatible Product(s) (#) 適合品あり

(※)詳細については弊社営業窓口へ問い合わせ下さい。

パッケージ

東芝パッケージ名 PS-8
外観 PS-8
ピン数 8
実装区分 表面実装
パッケージ寸法
幅×長さ×高さ (mm)
2.9×2.8×0.8
パッケージ寸法図 表示
参考パッド寸法図 表示
CADデータ
(シンボル/フットプリント/3Dモデル)
UltraLibrarian<sup>®</sup>から所望のCADフォーマットでダウンロード (注) UltraLibrarian®から所望のCADフォーマットでダウンロード (注)

 詳細は東芝パッケージ名のリンク先をご確認ください。

 注:Ultra Librarian® はEMA社(EMA Design Automation, Inc.)のCADデータライブラリおよびその登録商標です。

絶対最大定格

項目 記号 単位
ドレイン-ソース間電圧 VDSS -60 V
ゲート-ソース間電圧 VGSS +10/-20 V
ドレイン電流 ID -5.0 A
許容損失 PD 2.01 W

電気的特性

項目 記号 測定条件 単位
ゲートしきい値電圧 (Max) Vth - -3.0 V
ゲートしきい値電圧 (Min) Vth - -2.0 V
ドレイン-ソース間オン抵抗 (Max) RDS(ON) |VGS|=10V 39.5
ドレイン-ソース間オン抵抗 (Max) RDS(ON) |VGS|=6V 53.2
入力容量 (Typ.) Ciss - 2075 pF
ゲート入力電荷量 (Typ.) Qg VGS=-10V 45 nC

ドキュメント

  • チェックボックスが無効化されているドキュメントは、一括ダウンロードの対象外です。

2015年05月

技術的なお問い合わせ

お問い合わせ

お問い合わせ

よくあるお問い合わせ

FAQ

ご注意

リストへ戻る
別ウインドウにて開きます