メモリーマップ(ビットバンド領域とビットバンドエイリアス領域)10

[10]ビットバンド領域とビットバンドエイリアス領域の対応を示します。[戻る最初に戻る

ビットバンド領域 ビットバンドエイリアス領域
0x40000004 bit1 0x42000084 bit0
これは、「メモリーマップ(ビットバンド領域とビットバンドエイリアス領域)」を説明した図です。

第2章 Arm® Cortex®-M3

ハードウェア構成
NVIC(Nested Vectored Interrupt Controller)
メインコア
レジスター構成
レジスターの役割
PC, LR
スタックポインター
スタックポインターへのPUSH/POP
特殊レジスター
動作モードとスタックポインター(1)
動作モードとスタックポインター(2)
例外(リセット,割り込み,フォールト,システムコール)
NVICの役割
NVICによるテールチェーン制御
メモリーマップ
Arm® Cortex®-M3仕様のメモリーマップ
TX03シリーズTMPM330実装例のメモリーマップ
ベクターテーブル(1)
ベクターテーブル(2)
ビットバンド領域とビットバンドエイリアス領域(1)
ビットバンド領域とビットバンドエイリアス領域(2)

※ArmおよびCortexはArm Limited(またはその子会社)のUSまたはその他の国における登録商標です。