2-12. NVICの役割

これは「例外(NVICの役割)」を説明した図です。

NVICの制御レジスターは、メインコアからメモリーに配置されたデバイスとしてアクセスします。

  • 各割り込み許可のセットとクリアを制御をします。
  • 各割り込み要求(保留の解放)のセットとクリアの制御をします。
  • 割り込みの優先順位の制御をします。

NVICブロックの基本的な機能の一つである外部割り込み処理の制御について見てみましょう。
外部割り込み信号1つ毎に、Enableビット,Pendビットが割り当てられ、セット専用レジスターとクリア専用のレジスターに分けられた制御レジスター構成になっています。割り込み優先度を設定するPriorityレジスターの情報とEnable ビット,Pendビットの状態で外部割り込み発生が制御されます。

第2章 Arm® Cortex®-M3

2-1. ハードウェア構成
2-2. NVIC(Nested Vectored Interrupt Controller)
2-3. メインコア
2-4. レジスター構成
2-5. レジスターの役割
2-6. PC, LR
2-7. スタックポインター
2-8. スタックポインターへのPUSH/POP
2-9. 特殊レジスター
2-10-1. 動作モードとスタックポインター(1)
2-10-2. 動作モードとスタックポインター(2)
2-11. 例外(リセット,割り込み,フォールト,システムコール)
2-13. NVICによるテールチェーン制御
2-14. メモリーマップ
2-15. Arm® Cortex®-M3仕様のメモリーマップ
2-16. TX03シリーズTMPM330実装例のメモリーマップ
2-17-1. ベクターテーブル(1)
2-17-2. ベクターテーブル(2)
2-18-1. ビットバンド領域とビットバンドエイリアス領域(1)
2-18-2. ビットバンド領域とビットバンドエイリアス領域(2)

※ArmおよびCortexはArm Limited(またはその子会社)のUSまたはその他の国における登録商標です。