2-4. レジスター構成

これは、「レジスター構成」を説明した図です。

Arm® Cortex®-M3メインコア実行ステージ内のレジスター構成を説明します。
Cortex®-M3プロセッサーにはレジスターR0~R15があります。R0~R12は汎用レジスターです。
R13は2種類のスタックポインターを切り替えるバンク構成のレジスターになっています。
R14はリンク・レジスター、R15はプログラム・カウンターです。
また、Cortex®-M3プロセッサーの特殊機能を制御する特殊レジスターを持っています。

第2章 Arm® Cortex®-M3

2-1. ハードウェア構成
2-2. NVIC(Nested Vectored Interrupt Controller)
2-3. メインコア
2-5. レジスターの役割
2-6. PC, LR
2-7. スタックポインター
2-8. スタックポインターへのPUSH/POP
2-9. 特殊レジスター
2-10-1. 動作モードとスタックポインター(1)
2-10-2. 動作モードとスタックポインター(2)
2-11. 例外(リセット,割り込み,フォールト,システムコール)
2-12. NVICの役割
2-13. NVICによるテールチェーン制御
2-14. メモリーマップ
2-15. Arm® Cortex®-M3仕様のメモリーマップ
2-16. TX03シリーズTMPM330実装例のメモリーマップ
2-17-1. ベクターテーブル(1)
2-17-2. ベクターテーブル(2)
2-18-1. ビットバンド領域とビットバンドエイリアス領域(1)
2-18-2. ビットバンド領域とビットバンドエイリアス領域(2)

※ArmおよびCortexはArm Limited(またはその子会社)のUSまたはその他の国における登録商標です。